UPB Bildmarke
Technische Informatik
Kontakt
  • Deutsch
  • English
  • 6th Workshop on Self-Awareness in Cyber-Physical Systems (WORKSHOP WAS CANCELLED!)
    • Seite "Lehre" öffnen
      • Seite "Kurse" öffnen
      • WS 2025/26
        • Seite "SS 2025" öffnen
        • Eingebettete Systeme
        • Seite "WS 2024/25" öffnen
        • Projektmanagement
        • Reconfigurable Computing
        • Systementwurf-Teamprojekt
        • Seite "SS 2024" öffnen
        • Digitaltechnik
        • Eingebettete Systeme
    • Abschlussarbeiten
      • Seite "Projektgruppen" öffnen
      • ROS.HScode
      • WiFiSense
      • AutonomROS: Autonomous Car Swarm with Hardware-accelerated ROS Programming
      • CIRCA: An Approximate Computing Tool Flow
      • PG EML2
      • PG EML
      • High Performance Embedded Prosthetics Controller
      • PG ReCoTroy
      • Soundgates – Interactive Music Synthesis on FPGAs
      • Seite "Sys­te­m­ent­wurfs-Team­pro­jekte" öffnen
      • FPGA-basiertes System zur Erkennung von Gebärdensprache
      • Approximate Computing: The design of intentionally incorrect digital hardware
      • Automatisierte Anwendungsanalyse für heterogene Rechnerknoten
    • Prak­ti­kum Mi­kro­con­trol­ler und In­ter­face-Elek­tro­nik
    • Lehrkonzept
    • Seite "Forschung" öffnen
    • Forschungsschwerpunkt
    • Veröffentlichungen
    • Open Source Projekte
  1. Fakultät für Elektrotechnik, Informatik und Mathematik
  2. Institut für Informatik
  3. Technische Informatik
  4. News

News

Zurück zur News-Liste

Pa­per ac­cep­ted for pu­bli­ca­ti­on in IE­EE Tran­sac­ti­ons on Com­pu­ters

06.09.2021

Beitrag teilen auf:

  • Teilen auf Instagram
  • Teilen auf Twitter
  • Teilen auf Facebook
  • Teilen auf Xing
  • Teilen auf LinkedIn
  • Teilen über E-Mail
  • Link kopieren

Alfonso Rodriguez, Andres Otero, Marco Platzner, and Eduardo De la Torre got the journal paper  “Exploiting Hardware-Based Data-Parallel and Multithreading Models for Smart Edge Computing in Reconfigurable FPGAs” accepted for publication with the IEEE Transactions on Computers. The paper shows how to combine ReconOS’ hardware/software multi-threading model with a data-parallel approach to create a versatile reconfigurable architecture targeted towards edge computing. The work is a joint effort with colleagues from the Center for Industrial Electronics at Universidad Politecnica de Madrid in Spain, and the paper is an outcome of Alfonso Rodriguez’ research stay at the Computer Engineering Group of Paderborn University, that was funded by a HiPEAC Collaboration Grant.

Technische Informatik

Warburger Str. 100
33098 Paderborn
Deutschland

Universität Paderborn

Warburger Str. 100
33098 Paderborn
Deutschland

Telefon Universität

+49 5251 60-0
Rechtliches
  • Impressum
  • Datenschutz
  • Hinweisgebersystem
Soziale Netzwerke