UPB Bildmarke
Computer Engineering
Contact
  • Deutsch
  • English
  • 6th Workshop on Self-Awareness in Cyber-Physical Systems (WORKSHOP WAS CANCELLED!)
    • Open Page "Teaching"
      • Open Page "Courses"
        • Open Page "SS 2025"
        • Eingebettete Systeme
        • Open Page "WS 2024/25"
        • Projektmanagement
        • Reconfigurable Computing
        • Systementwurf-Teamprojekt
        • Open Page "SS 2024"
        • Digitaltechnik
        • Eingebettete Systeme
    • Theses
      • Open Page "Project Groups"
      • WiFiSense
      • AutonomROS: Autonomous Car Swarm with Hardware-accelerated ROS Programming
      • CIRCA: An Approximate Computing Tool Flow
      • PG EML2
      • PG EML
      • High Performance Embedded Prosthetics Controller
      • PG ReCoTroy
      • Soundgates – Interactive Music Synthesis on FPGAs
      • Open Page "Sys­te­m­ent­wurfs-Team­pro­jekte"
      • FPGA-basiertes System zur Erkennung von Gebärdensprache
      • Approximate Computing: The design of intentionally incorrect digital hardware
      • Automatisierte Anwendungsanalyse für heterogene Rechnerknoten
    • Prak­ti­kum Mi­kro­con­trol­ler und In­ter­face-Elek­tro­nik
    • Teaching Statement
    • Open Page "Research"
    • Research Mission
    • Publications
    • Open Source Projekte
Di­git­al­tech­nik (5 bzw. 4 LP, 2V+1Ü+1P)
Di­git­al­tech­nik (5 bzw. 4 LP, 2V+1Ü+1P)
Aktuelles
Thema und Lernziele der Veranstaltung
Unterlagen und Anmeldung
Wichtige Informationen zur Leistungsbewertung
Dozent
Übungs- und Prak­tikumsleit­er
  1. Faculty of Computer Science, Electrical Engineering and Mathematics
  2. Institute of Computer Science
  3. Computer Engineering Group
  4. Teaching
  5. Courses
  6. SS 2024
  7. Digitaltechnik

Di­git­al­tech­nik (5 bzw. 4 LP, 2V+1Ü+1P)

Veranstaltungsnummer im Sommer Semester 2024: L.079.05200

Aktuelles

Die erste Vorlesung findet am 10.04.2024 um 11:15 Uhr im Hörsaal G statt.

Thema und Lernziele der Veranstaltung

Die Veranstaltung vermittelt die grundlegenden Konzepte des Hardwareentwurfs und des Aufbaus von digitalen Schaltungen. Der Vorlesungsteil behandelt Theorie und Anwendung der Booleschen Algebra und der endlichen Automaten auf den Hardwareentwurf, die Grundlagen und die Realisierung von Logikelementen, den Entwurf kombinatorischer und sequentieller Logik und den Entwurf auf der Register-Transfer Ebene. In den Übungen wird der Vorlesungsstoff durch die Ausarbeitung von Beispielen vertieft. Im Praktikum werden durch das selbständige Arbeiten in Gruppen zu 1-2 Personen Erfahrungen mit einer modernen FPGA-basierten Hardware-Entwurfsumgebung gesammelt und praktische Fertigkeiten in VHDL erworben.

Inhalt:

  • Einführung
  • Modelle der Logikebene
  • Entwurf Kombinatorischer Logik
  • Entwurf Sequentieller Logik
  • Binäre Zahlen und Codes
  • Register-Transfer Ebene
  • Technologische Realisierung

Unterlagen und Anmeldung

Koordination der Veranstaltung: Lennart Clausing

Wir verwenden für die Bereitstellung der Unterlagen und für Hinweise zur Organisation der Lehrveranstaltung diesen PANDA-Kurs. Die in PAUL zu dieser Veranstaltung angemeldeten Teilnehmer werden automatisch inklusive ihrer Übungsgruppenanmeldung mit PANDA synchronisiert. Zusätzlich sollte sich jeder in PAUL angemeldete Teilnehmer in PANDA nach der ersten Vorlesung für eine Praktikumsgruppe anmelden.

Wichtige Informationen zur Leistungsbewertung

Die Leistungsbewertung für die Lehrveranstaltung Digitaltechnik erfolgt durch eine schriftliche Klausur. In den Übungen und im Praktikum kann ein Bonus von jeweils einem Notenschritt erarbeitet werden. Dieser Bonus wird zu der in der Klausur erreichten Note addiert. Dies gilt für die drei Klausurenen nach Abschluss der Lehrveranstaltung. Der Inhalt des Praktikums ist auch klausurrelevant, weshalb sich die Teilnahme unbedingt empfiehlt.

Dozent

business-card image

Prof. Dr. Marco Platzner

Computer Engineering

Write email +49 5251 60-5250
More about the person

Übungs- und Prak­tikumsleit­er

business-card image

Dr.-Ing. Lennart Clausing

Computer Engineering

Write email +49 5251 60-5396
More about the person

Computer Engineering

Warburger Str. 100
33098 Paderborn
Germany

Universität Paderborn

Warburger Str. 100
33098 Paderborn
Germany

Phone University

+49 5251 60-0
Legal notice
  • Imprint
  • Data privacy
  • Whistleblower system
Social networks