UPB Bildmarke
Technische Informatik
Kontakt
  • Deutsch
  • English
  • 6th Workshop on Self-Awareness in Cyber-Physical Systems (WORKSHOP WAS CANCELLED!)
    • Seite "Lehre" öffnen
      • Seite "Kurse" öffnen
        • Seite "SS 2025" öffnen
        • Eingebettete Systeme
        • Seite "WS 2024/25" öffnen
        • Projektmanagement
        • Reconfigurable Computing
        • Systementwurf-Teamprojekt
        • Seite "SS 2024" öffnen
        • Digitaltechnik
        • Eingebettete Systeme
    • Abschlussarbeiten
      • Seite "Projektgruppen" öffnen
      • WiFiSense
      • AutonomROS: Autonomous Car Swarm with Hardware-accelerated ROS Programming
      • CIRCA: An Approximate Computing Tool Flow
      • PG EML2
      • PG EML
      • High Performance Embedded Prosthetics Controller
      • PG ReCoTroy
      • Soundgates – Interactive Music Synthesis on FPGAs
      • Seite "Sys­te­m­ent­wurfs-Team­pro­jekte" öffnen
      • FPGA-basiertes System zur Erkennung von Gebärdensprache
      • Approximate Computing: The design of intentionally incorrect digital hardware
      • Automatisierte Anwendungsanalyse für heterogene Rechnerknoten
    • Prak­ti­kum Mi­kro­con­trol­ler und In­ter­face-Elek­tro­nik
    • Lehrkonzept
    • Seite "Forschung" öffnen
    • Forschungsschwerpunkt
    • Veröffentlichungen
    • Open Source Projekte
  1. Fakultät für Elektrotechnik, Informatik und Mathematik
  2. Institut für Informatik
  3. Technische Informatik
  4. News

News

Zurück zur News-Liste

Best Pa­per Award at Re­Con­Fig

19.12.2014

Beitrag teilen auf:

  • Teilen auf Instagram
  • Teilen auf Twitter
  • Teilen auf Facebook
  • Teilen auf Xing
  • Teilen auf LinkedIn
  • Teilen über E-Mail
  • Link kopieren

Gavin Vaz, Heinrich Riebler, Tobias Kenter and Christian Plessl received the best paper award for their paper “Deferring Accelerator Offloading Decisions to Application Runtime” at the International Conference on Reconfigurable Computing and FPGAs (ReConFig) in Cancun, Mexico.

In this paper, they have challenged the traditional HW/SW codesign approach to decide at compile time which computational expensive parts of an applications are offloaded to accelerators. The studies in the paper have shown that significant performance advantages can be gained, if the offloading decision is deferred to runtime, when more information about the properties of the hotspot are known to balance communication overheads with the expected speedup of the hotspot. An analysis of embedded and general performance workload has shown, that this method is widely applicable.

Further information can be found in the paper:
G. Vaz, H. Riebler, T. Kenter, and C. Plessl. Deferring accelerator offloading decisions to application runtime. In Proc. Int. Conf. on ReConFigurable Computing and FPGAs (ReConFig). IEEE Computer Society, Dec. 2014.

Technische Informatik

Warburger Str. 100
33098 Paderborn
Deutschland

Universität Paderborn

Warburger Str. 100
33098 Paderborn
Deutschland

Telefon Universität

+49 5251 60-0
Rechtliches
  • Impressum
  • Datenschutz
  • Hinweisgebersystem
Soziale Netzwerke